集成 8 路 RF-ADC,采样率高达 5 GSPS;8 路 RF-DAC,采样率高达 9.85 GSPS
基于 AMD Zynq™ UltraScale+™ RFSoC FPGA 架构
四核 Cortex-A53 处理器,主频 1.5 GHz
支持 工业级温度范围
PS:8GB DDR4 SDRAM(ECC),PL:8GB DDR4 SDRAM
配备 5 组 Samtec ADM6-60 连接器,提供多达 202 个用户 I/O
支持 PCIe Gen3 x16、PCIe Gen2 x4、2 路千兆以太网及 USB 3.0 接口
Gbps高速收发器(MGT):16 路 PL GTY:速率高达 28.21 Gbps;4 路 PS GTR:速率高达 6 Gbps
Linux 板级支持包(BSP)及工具链即将推出
高性能紧凑型 FPGA 板卡
n 基于Xilinx's Zynq Ultrascale+™ MPSoC 7EV/11EG
n PS端(DDR4 ECC SDRAM)和PL端(DDR4 SDRAM)2个独立的内存通道
n 32.4 GByte/sec内存带宽
n 提供PCIe® Gen3 x 16,PCIe Gen2 x 4,USB 3.0,2 x Gigabit Ethernet
n 提供工业级型号
n 采用ADM6-60 Samtec连接器,引出322个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU17EG/19EG 1760封装
n 具备ECC(Error Correction Code,纠错码)的DDR4 SDRAM,最高8 GB
n 19.2 GByte/sec内存带宽
n 提供最多5 x PCIe® Gen3 x16, PCIe Gen2 x4, USB 3.0 和 2 x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用6个ADM6-60 Samtec连接器,引出686个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材紧凑的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU2CG/4CG/2EG/3EG/4EV/5EV
n PS端(DDR4 ECC SDRAM)和PL端(DDR4 SDRAM)2个独立的内存通道
n 最高24 GByte/sec内存带宽
n 提供PCIe® Gen3 x 4,PCIe Gen2 x 4,2 x USB 3.0,2x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用2个168-pin Hirose FX10连接器,引出178个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU2CG/2EG/3EG
n 将CPU系统的灵活性与并行处理能力和FPGA系统的实时能力相结合
n 高速DDR4 SDRAM
n 支持模拟差分输入
n 多个型号可供选择,提供工业级型号
n 支持USB 3.0,CAN,千兆以太网和PCIe® Gen2 x4
n 提供Linux BSP和工具链
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU6CG/6EG/9EG/15EG
n 具备ECC(Error Correction Code,纠错码)的DDR4 SDRAM
n 19.2 GByte/sec内存带宽
n 提供PCIe® Gen2 x 4,2 x USB 3.0,2 x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用3个168-pin Hirose FX10连接器,引出294个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU2CG/4CG/2EG/3EG/4EV/5EV
n 具备ECC(Error Correction Code,纠错码)的DDR4 SDRAM
n 最高19.2 GByte/sec内存带宽
n 提供PCIe® Gen3 x 4, PCIe Gen2 x 4,2 x USB 3.0,Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用3个168-pin Hirose FX10连接器,引出294个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU6EG/9EG/15EG
n PS端(DDR4 ECC SDRAM)和PL端(DDR4 SDRAM)2个独立的内存通道
n 最高28.8 GByte/sec内存带宽
n 提供PCIe Gen2 x 4,2 x USB 3.0,2x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用3个168-pin Hirose FX10连接器,引出236个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU4CG/5EV/7EV
n PS端(DDR4 ECC SDRAM)和PL端(DDR4 SDRAM)2个独立的内存通道
n 最高28.8 GByte/sec内存带宽
n 提供PCIe® Gen3 x 16,PCIe Gen2 x 4,2 x USB 3.0,2x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用3个168-pin Hirose FX10连接器,引出236个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq Ultrascale+™ MPSoC XCZU4CG/5EV/7EV
n PS端(DDR4 ECC SDRAM)和PL端(DDR4 SDRAM)2个独立的内存通道
n 最高38.4 GByte/sec内存带宽
n 提供PCIe® Gen3 x 16,PCIe Gen2 x 4,2 x USB 3.0,2x Gigabit Ethernet
n 多个型号可供选择,提供工业级型号
n 采用3个168-pin Hirose FX10连接器,引出192个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq-7000完全可编程SoC
n 将CPU系统的灵活性与FPGA系统的并行处理能力和实时能力相结合
n 提供PCIe® Gen2 x 8,USB 2.0,Gigabit Ethernet
n 双百兆以太网,可用于工业以太网,如PROFINET、EtherCAT、POWERLINK、Ethernet/IP
n 工业级
n 采用2个168-pin Hirose FX10连接器,封装小
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq-7000完全可编程SoC
n 将CPU系统的灵活性与FPGA系统的并行处理能力和实时能力相结合
n 支持模拟差分输入
n 工业级
n USB 2.0,CAN,Gigabit Ethernet
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq-7020完全可编程SoC
n 将CPU系统的灵活性与FPGA系统的并行处理能力和实时能力相结合
n 支持模拟差分输入
n 工业级
n USB 2.0,CAN,Gigabit Ethernet
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Xilinx's Zynq-7010/20完全可编程SoC
n 将CPU系统的灵活性与FPGA系统的并行处理能力和实时能力相结合
n 支持模拟差分输入
n 工业级
n USB 2.0,CAN,Gigabit Ethernet
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 高性价比的Xilinx Kintex-7 28nm FPGA
n 基于Cypress EZ-USB®FX3™,提供一个强大且易于使用的USB 3.0设备接口
n 提供2 × Gigabit Ethernet,可用于高带宽/低延时网络
n 提供PCIe Gen2 x4 接口,可用于高速数据传输
n 提供工业级型号
n 尺寸比信用卡还要小
n 功能强大、身材小巧的FPGA核心板
n 高性价比的Xilinx Kintex-7 28nm FPGA
n 提供2 × Gigabit Ethernet,可用于高带宽/低延时网络
n 提供PCIe Gen2 x8终端,可用于高速数据传输
n 高达12.8 GByte/sec内存带宽
n 提供工业级型号
n 尺寸比信用卡还要小
n 功能强大、身材小巧的FPGA核心板
n 低成本、低功耗的FPGA
n 35k-100k逻辑单元,40k-120k触发器和90- 240 DSP slices
n 采用标准的、紧凑的、被广泛支持的SO-DIMM连接器
n 支持千兆以太网和模拟输入
n 工业级
n 强大而紧凑的FPGA核心板
n 低成本、低功耗的FPGA
n 采用标准的、紧凑的、被广泛支持的SO-DIMM连接器
n 工业级
n 适用于工业总线(如PROFINET、EtherCAT、POWERLINK或Ethernet/IP)的双百兆以太网
n 强大而紧凑的FPGA核心板
n 低成本、低功耗的FPGA
n 双数千兆位串行接口传输器
n 采用标准的、紧凑的、被广泛支持的SO-DIMM连接器
n 工业级
n 提供PCIe,Gigabit Ethernet
n 强大而紧凑的FPGA核心板
n Intel Arria® 10 基于ARM处理器的SoC FPGA
n 提供USB 3.0, PCIe® Gen3 x8和Gigabit Ethernet
n 具备ECC(Error Correction Code,纠错码)的DDR4 SDRAM
n 9.6 GByte/sec内存带宽
n 提供工业级型号
n 尺寸比信用卡还要小
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n Intel Cyclone® V基于ARM处理器的SoC FPGA
n 提供USB 2.0,PCIe® Gen1 ×4和Gigabit Ethernet
n 工业级
n 尺寸比信用卡还要小
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n Intel Cyclone® V基于ARM处理器的SoC FPGA
n 提供USB 3.0,USB 2.0,PCIe® Gen1/Gen2 ×4,Gigabit Ethernet,2 × 10/100Mbs Ethernet
n 工业级
n 尺寸比信用卡还要小
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n Intel Cyclone IV E FPGA
n FTDI USB 2.0
n Gigabit Ethernet
n 提供工业级型号
n 尺寸比信用卡还要小
n 功能强大、身材小巧的FPGA核心板
n Intel Cyclone® V SoC
n 结合了CPU系统的灵活性和FPGA原始的、实时的并行处理能力
n 提供USB 2.0,CAN和Gigabit Ethernet
n 工业级
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 基于Microchip的PolarFire SoC打造
n MSS(DDR4 ECC SDRAM)和FPGA(DDR4 SDRAM)2个独立的内存通道
n 具备ECC(Error Correction Code,纠错码)的DDR4 SDRAM
n 最高19.2 GByte/sec内存带宽
n 提供最多PCIe® Gen2 x4,USB 2.0和2 x Gigabit Ethernet接口
n 提供工业级型号
n 3个168-pin Hirose FX10连接器提供295个用户I/O
n 提供Linux BSP和工具链
n 功能强大、身材小巧的FPGA核心板
n 兼容所有水星Mercury(+)系列FPGA和SoC核心板
n 适用于从原型到量产
n 身材紧凑(120 × 100 mm)
n 为视频应用而设计的大量接口
n 兼容所有水星Mercury(+)系列FPGA和SoC核心板
n PCIe® Gen2 x 4,USB 3.0,多个USB2.0接口
n 丰富的I/O适用于几乎所有应用
n 适用于从原型到量产
n 标准PEIe尺寸(PCB 160 × 111.2 mm)
n 可单独作为开发板使用(而非PCIe卡)
n 兼容所有水星Mercury(+)系列FPGA和SoC核心板
n 提供PCIe® ×8, 支持DP的USB Type-C 3.0连接器,USB 3.0 host连接器
n QSFP+/SFP+接口,用于高速通信应用
n 适用于从原型到量产
n 171 × 112.4 mm,含PCIe ×8边缘连接器
n 可单独作为开发板使用(而非PCIe卡)
n 与所有火星Mars系列FPGA和SoC核心板兼容
n 为视频应用而设计的大量接口
n 身材紧凑(100 × 80 mm)
n 适用于从原型到量产
n 与所有火星Mars系列FPGA和SoC核心板兼容
n 适用于几乎所有应用的I/O接口
n 适用于从原型到量产
n 身材紧凑(p-ITX, 100 × 72 mm)
n DC或者USB供电
n 与所有火星Mars系列FPGA和SoC核心板兼容(XU3除外)
n USB 3.0的数据传输速率超过300MB/s
n 适用于从原型到量产
n 身材紧凑(p-ITX, 100 × 72 mm)
为了尽可能地缩短用户的产品上市时间,瑞苏盈科为其产品提供了广泛的设计支持和一个全面的生态系统,提供所有所需的硬件、软件和支持材料。详细的文档和参考设计使上手变得容易:提供了用户手册、用户原理图、3D模型、PCB封装、差分I/O净长度表和基于linux的板级支持包(BSP)。 结合现成的底板和散热器,开发FPGA项目从未如此容易。
开发套件包含2个例程:AI人脸检测和图像分类,例程基于ResNet50和Xilinx Vitis AI,瑞苏盈科提供了现成的二进制文件和源代码、如何自己构建它的大量文档。
为了尽可能地缩短用户的产品上市时间,瑞苏盈科为其产品提供了广泛的设计支持和一个全面的生态系统,提供所有所需的硬件、软件和支持材料。详细的文档和参考设计使上手变得容易:提供了用户手册、用户原理图、3D模型、PCB封装、差分I/O净长度表和基于linux的板级支持包(BSP)。 结合现成的底板和散热器,开发FPGA项目从未如此容易。
开发套件包含2个例程:AI人脸检测和图像分类,例程基于ResNet50和Xilinx Vitis AI,瑞苏盈科提供了现成的二进制文件和源代码、如何自己构建它的大量文档。
兼容所有 Andromeda SoC 模块(RFSoC 模块除外)
提供 PCIe x8 及 2 个 USB Type-C 3.0 接口
配备 QSFP28/SFP28 接口,适用于高速通信应用
支持从原型开发到批量生产的全流程应用
尺寸 170 × 111.15 mm,带 PCIe x8 边缘连接器
亦可作为独立板卡使用(非 PCIe 扩展卡模式)
通信 | 欧洲数字信号干扰器项目

在商业中,事情很少精确地按计划进行:优先事项的变化可能意外地占用项目所依赖的内部资源;供应链的瓶颈可能使关键部件越来越难以采购;客户不断变化的期望可能导致技术规格的改变,使本就紧迫的期限变得更加不可能完成。
当所有这些因素同时在一场“风暴”中碰撞时,企业可能会被推到极限。要想在困境中取得成功,需要参与项目的每个人都作出强烈的承诺,以及高度的灵活性、深思熟虑的产品战略和战略性的组织意识。
在本案例研究中,我们回顾了一个不可能完成的项目,该项目促使我们内部团队超越自我,帮助我们的客户在全球半导体供应链危机的背景下,在极其紧迫的交期和项目要求的不断变化下,按时完成项目。这个经验证明了选择能够经受住“风暴”的合作伙伴的重要意义,即使一开始你期望一帆风顺。
挑战一:内部资源有限,时间紧迫!
2021年,一家总部位于欧洲,专门从事电信探测和干扰解决方案的客户赢得了一个大型政府招标的数字干扰器项目,以在当地屏蔽移动电话通信信号。通常情况下,他们会在内部设计该解决方案。然而,这个计划被公司内部有限的研发资源和持续的全球半导体短缺造成的硬件交货时间所挫败。这种双重打击使该公司不可能在投标的紧迫期限内独自完成(在短短两个月内交付100台设备)。
#1解决方案:使用Enclustra(瑞苏盈科)广泛的模块和底板组合构建解决方案
客户在市场上寻找一种支持定制的现成的FPGA系统模块(SoM,核心板)解决方案,使他们能够建立自己的终端产品,而不需要投入时间和资源来定制设计底板。
当他们联系Enclustra时,我们建议通过结合两个现有的组件来建立他们的系统,即我们的Mercury+ ST1底板和Mercury+ XU1核心板,实现零研发。由于所有所需的组件都有库存,我们能够在不到两个月的时间内组装100套产品,满足了招标方对交期的严格要求。

图1:水星Mercury+ ST1底板

图2:水星Mercury+ XU1核心板
问题就这么轻松地被解决了吗?事实证明,这仅仅是个开始……
挑战二:项目要求改变了,全球半导体供应短缺,以及紧迫的交期
在第一次成功交付后,客户给了我们全部采购订单,但有一个额外的限制条件。在这几个月中,他们的投标书中列出的项目技术要求已经更新。由于5G移动通信网络的日益普及,新的规范要求最终产品不仅要覆盖2G、3G和4G使用的频谱,还要覆盖5G使用的频谱。这使得之前交付的产品变得过时。增加5G覆盖范围意味着产品必须支持的模拟通道数量从8个增加到12个(超过了连接到Mercury+ ST1底板的两个FMC连接器的I/O接口所能处理的数量。)

必须找到一个新的解决方案,这次是在不到六个月的时间里!
#2解决方案:充分理解客户需要,灵活操作,产品系列无缝衔接
由于政府招标对其业务的重要性,我们的客户承诺将尽全力满足他们的交期。这使我们能够集中我们的内部资源,使项目进入一个快速的轨道。我们建议从Mercury+ ST1底板转向配备更多FMC连接器的定制解决方案,以满足项目的新规格。
我们召集了Enclustra的设计服务团队,确定详细的技术要求。在三个月内,Enclustra设计服务能够提供定制底板的原型。但由于Mercury+ XU1核心板无法驱动新底板上的三个FMC,它也必须被替换成更强大的模块。因为我们的核心板模块都是平台化设计的、一个系列的不同款核心板大部分管脚兼容,所以我们能够很容易地用Mercury+ XU8核心板替代Mercury+ XU1核心板。而不必重新设计FPGA系统,这节省了几个月的开发工作。在短短的两个月内,我们又用库存的元件交付了300套产品,在极其紧迫的期限内和全球半导体短缺的情况下,仍能满足客户不断变化的要求。

图3:Enclustra 给客户定制的底板
结果
我们成功地在截止日期前交付了他们的产品,并且只用了这种项目通常所需时间的三分之一 ,满足了他们的客户的要求并避免了延迟交付的处罚。
"我们从Enclustra采购硬件的决定得到了回报,这是我们在开展这个项目时无法预料的",客户的工程经理说,"他们在基于FPGA的数字信号处理方面的知识和技能使我们能够缩短研发和上市的时间,我们将很期待同Enclustra未来的合作"。
Enclustra公司的设计服务部门经理Jelena Dragas说:“在截止日期前完成这样一个具有挑战性的项目,只有那些坚定并行动果断的客户才能同我们一起合作达成目标。感受到客户方面的强烈合作意愿及简化的决策制定流程,使我们能够确定优先事项,集中资源,并使他们的项目进入快速轨道。”
成功因素
有几个因素对这个项目的成功完成至关重要:
Enclustra具有前瞻性的系统模块解决方案组合,平台化设计的核心板和底板,同系列内不同款核心板兼容的外形尺寸、管脚定义,不同产品系列的无缝衔接,大大减少了开发时间和研发需求。
Enclustra的设计服务业务部门能够迅速建立一个项目团队,评估需求,并提出一个风险最小的解决方案,他们可以在最短的时间内完成原型设计和批量生产。
Enclustra提供一站式服务:核心模块、硬件设计、软件和固件设计,这提高了Enclustra开发定制解决方案的灵活性、效率和速度。
-END-
第一时间获取我们的新产品、活动及新闻信息。



